Financiado por Ministerio de Ciencia y Tecnología
Debido a la carencia de dispositivos analizadores de red capaces de evaluar íntegramente la calidad de suministro en un punto de la red, se ha propuesto un proyecto coordinado para el diseño de un prototipo empotrado en tiempo real que identifique y clasifique las perturbaciones, informando al operador del estado de la calidad de la red sin necesidad de la ayuda de un experto.
Los dos objetivos principales del proyecto coordinado son el diseño de un algoritmo rápido y eficaz que permita evaluar la calidad de potencia y la integración de este algoritmo en un sistema empotrado de bajo consumo basado en un micropocesador o en una FPGA, siendo este último el objetivo del presente proyecto.
DiBaCo